首页
会员中心
到顶部
到尾部
计算机

数字钟的设计3

时间:2020/10/27 9:20:52  作者:  来源:  查看:0  评论:0
内容摘要:图3-4   74HC390(1/2)内部逻辑框图 计算机毕业设计秒个位计数单元为10进制计数器,无需进制转换,只需将QA与CPB(下降沿有效)相连即可。CPA(下降没效)与1HZ秒输入信号相连,Q3可作为向上的进位信号与十位计数单元的CPA相连。&...
图3-4   74HC390(1/2)内部逻辑框图
 
计算机毕业设计秒个位计数单元为10进制计数器,无需进制转换,只需将QA与CPB(下降沿有效)相连即可。CPA(下降没效)与1HZ秒输入信号相连,Q3可作为向上的进位信号与十位计数单元的CPA相连。
 
秒十位计数单元为6进制计数器,需要进制转换。将10进制计数器转换为6进制计数器的电路连接方法如图3-5所示,其中Q2可作为向上的进位信号与分个位的计数单元的CPA相连。
数字钟的设计3
图3-5  10进制——6进制计数器转换电路
 
分个位和分十位计数单元电路结构分别与秒个位和秒十位计数单元完全相同,只不过分个位计数单元的Q3作为向上的进位信号应与分十位计数单元的CPA相连,分十位计数单元的Q2作为向上的进位信号应与时个位计数单元的CPA相连。
 
时个位计数单元电路结构仍与秒或个位计数单元相同,但是要求,整个时计数单元应为12进制计数器,不是10的整数倍,因此需将个位和十位计数单元合并为一个整体才能进行12进制转换。利用1片74HC390实现12进制计数功能的电路如图3-6所示。计算机毕业设计
 
另外,图3-6所示电路中,尚余-2进制计数单元,正好可作为分频器2HZ输出信号转化为1HZ信号之用。
 
数字钟的设计3
图3-6  12进制计数器电路
4)译码驱动及显示单元
 
计数器实现了对时间的累计以8421BCD码形式输出,选用显示译码电路将计数器的输出数码转换为数码显示器件所需要的输出逻辑和一定的电流,选用CD4511作为显示译码电路,选用LED数码管作为显示单元电路。
 
5)校时电源电路
 
当重新接通电源或走时出现误差时都需要对时间进行校正。通常,校正时间的方法是:首先截断正常的计数通路,然后再进行人工出触发计数或将频率较高的方波信号加到需要校正的计数单元的输入端,校正好后,再转入正常计时状态即可。
 
 根据要求,数字钟应具有分校正和时校正功能,因此,应截断分个位和时个位的直接计数通路,并采用正常计时信号与校正信号可以随时切换的电路接入其中。图3-7所示即为带有基本RS触发器的校时电路,
数字钟的设计3
图3-7  带有消抖动电路的校正电路
6)整点报时电路
 
一般时钟都应具备整点报时电路功能,即在时间出现整点前数秒内,数字钟会自动报时,以示提醒。其作用方式是发出连续的或有节奏的音频声波,较复杂的也可以是实时语音提示。
 
根据要求,电路应在整点前10秒钟内开始整点报时,即当时间在59分50秒到59分59秒期间时,报时电路报时控制信号。报时电路选74HC30,选蜂鸣器为电声器件。
 
四、元器件
1.实验中所需的器材
Ø     5V电源。
Ø     面包板1块。
Ø     示波器。
Ø     万用表。
Ø     镊子1把。
Ø     剪刀1把。
Ø     网络线2米/人。
Ø     共阴八段数码管6个。
Ø     CD4511集成块6块。
Ø     CD4060集成块1块。
Ø     74HC390集成块3块。
Ø     74HC51集成块1块。
Ø     74HC00集成块5块。
Ø     74HC30集成块1块。
Ø     10MΩ电阻5个。
计算机毕业设计部分内容,详细请联系客服!

Tags:



相关评论
广告联系QQ:45157718 点击这里给我发消息 电话:13516821613 杭州余杭东港路118号雷恩国际科技创新园  网站技术支持:黄菊华互联网工作室 浙ICP备06056032号